142427562

Produkter

R5F100GEAFB#10

Kort beskrivning:

Teknik för ultralåg strömförbrukning
· VDD = enkel strömförsörjningsspänning på 1,6 till 5,5 V
· HALT-läge
· STOPP-läge
· SNOOZE-läge
RL78 CPU-kärna
· CISC-arkitektur med 3-stegs pipeline


Produktdetalj

Produkttaggar

Funktioner

Teknik för ultralåg strömförbrukning
VDD = enkel strömförsörjningsspänning på 1,6 till 5,5 V
HALT-läge
STOPP-läge
SNOOZE-läge
RL78 CPU-kärna
CISC-arkitektur med 3-stegs pipeline
Minsta instruktionsutförandetid: Kan ändras
från hög hastighet (0,03125 μs: vid 32 MHz-drift
med höghastighets oscillator på chip) till ultralåg hastighet
(30,5 μs: @ 32,768 kHz drift med delsystem
klocka)
Adressutrymme: 1 MB
Allmänna register: (8-bitars register × 8) × 4
banker
On-chip RAM: 2 till 32 KB
Kod flashminne
Kod flashminne: 16 till 512 KB
Blockstorlek: 1 KB
Förbud mot blockerad radering och omskrivning (säkerhet
fungera)
On-chip felsökningsfunktion
Självprogrammering (med boot swap-funktion/blixtsköld
fönsterfunktion)

Data Flash-minne

Data flashminne: 4 KB till 8 KB
Bakgrundsdrift (BGO): Instruktioner kan vara
exekveras från programminnet under omskrivning av
data flashminne.
Antal omskrivningar: 1 000 000 gånger (TYP.)
Spänning för omskrivningar: VDD = 1,8 till 5,5 V
Höghastighets on-chip oscillator
Välj mellan 32 MHz, 24 MHz, 16 MHz, 12 MHz, 8 MHz,
6 MHz, 4 MHz, 3 MHz, 2 MHz och 1 MHz
Hög noggrannhet: +/- 1,0 % (VDD = 1,8 till 5,5 V, TA = -20
till +85°C)

Driftsomgivningstemperatur

TA = -40 till +85°C (A: Konsumentapplikationer, D:
Industriella applikationer)
TA = -40 till +105°C (G: Industriella applikationer)
Strömhantering och återställningsfunktion
On-chip power-on-reset (POR)-krets
On-chip spänningsdetektor (LVD) (Välj avbrott och
återställ från 14 nivåer)
DMA-kontroller (Direct Memory Access) · 2/4 kanaler · Antal klockor under överföring mellan 8/16-bitars SFR och internt RAM: 2 klockor Multiplikator och dividerare/multiplikeringsackumulator · 16 bitar × 16 bitar = 32 bitar (osignerad eller signerad) · 32 bitar ÷ 32 bitar = 32 bitar (osignerad) · 16 bitar × 16 bitar + 32 bitar = 32 bitar (osignerad eller signerad) Seriellt gränssnitt · CSI: 2 till 8 kanaler · UART/UART (LIN-bus stöds) : 2 till 4 kanaler · I2C/förenklad I2C-kommunikation: 3 till 10 kanaler Timer · 16-bitars timer: 8 till 16 kanaler · 12-bitars intervalltimer: 1 kanal · Realtidsklocka: 1 kanal (kalender för 99 år, larmfunktion och klockkorrigeringsfunktion) · Watchdog-timer: 1 kanal (kan användas med den dedikerade låghastighets-på-chiposcillatorn) A/D-omvandlare · 8/10-bitars upplösning A/D-omvandlare (VDD = 1,6 till 5,5 V) Analog ingång: 6 till 26 kanaler · Intern referensspänning (1,45 V) och temperatursensor Notera 1 I/O-port ·I/O-port: 16 till 120 (N-ch open drain I/O [tål spänning på 6 V]: 0 till 4, N-ch open drain I/O [VDD tål spänning Note 2/EVDD tål spänning Note 3]: 5 till 25) · Kan ställas in på N-ch open drain, TTL input buffer och on-chip pull-up resistor · Olika potentialgränssnitt : Kan anslutas till en 1,8/2,5/3 V-enhet · On-chip nyckelavbrottsfunktion · On-chip klockutgång/summerutgångskontroller Övrigt · On-chip BCD (binärkodad decimal) korrigeringskrets Anmärkningar 1. Kan endast väljas i HS-läge (höghastighetshuvud) 2. Produkter med 20 till 52 stift 3. Produkter med 64 till 128 stift


  • Tidigare:
  • Nästa: